Webbläsaren som du använder stöds inte av denna webbplats. Alla versioner av Internet Explorer stöds inte längre, av oss eller Microsoft (läs mer här: * https://www.microsoft.com/en-us/microsoft-365/windows/end-of-ie-support).

Var god och använd en modern webbläsare för att ta del av denna webbplats, som t.ex. nyaste versioner av Edge, Chrome, Firefox eller Safari osv.

A 103fsrms 1.32mW 50MS/s 1.25MHz Bandwidth Two-Step Flash-ΔΣ Time-to-Digital Converter for ADPLL

Författare

  • Ying Wu
  • Ping Lu
  • Robert Bogdan Staszewski

Summary, in English

A 50-MS/s two-step flash-ΔΣ time-to-digital converter (TDC) using a 2-channel time-interleaved time-domain register with an implicit adder/subtractor demonstrates a 3rd order noise-shaping. The TDC is fabricated in 40-nm CMOS and consumes 1.2 mA from a 1.1 V supply. At frequencies below 1.25 MHz, the TDC error integrates to 103 fsrms, which is equal to an equivalent resolution of 1.6 ps.

Publiceringsår

2015

Språk

Engelska

Sidor

95-98

Publikation/Tidskrift/Serie

2015 IEEE Radio Frequency Integrated Circuits Symposium (RFIC)

Dokumenttyp

Konferensbidrag

Förlag

IEEE - Institute of Electrical and Electronics Engineers Inc.

Ämne

  • Electrical Engineering, Electronic Engineering, Information Engineering

Conference name

IEEE Radio Frequency Integrated Circuits Symposium (RFIC), 2015

Conference date

2015-05-17 - 2015-05-19

Conference place

Phoenix, Arizona, United States

Status

Published

ISBN/ISSN/Övrigt

  • ISBN: 978-1-4799-7642-3